Please use this identifier to cite or link to this item: http://190.12.101.91:80/jspui/handle/1847939/1595
Título : Aplicación de una FPGA en la reingeniería de una memoria RAM de una computadora naval
Autor : Galasso, Christian
Banchieri, Miguel A.
Laiuppa, Adrián H.
Zito, Eduardo
Paz, Martín E.
Palabras clave : Memoria RAM
Sistema embebido
FPGA
Reingeniería
Fecha de publicación : Jul-2020
Editorial : Universidad de la Defensa Nacional UNDEF
Citación : Galasso, C.; Banchieri, M. A.; Laiuppa, A. H.; Zito, E.; Paz, M. E. (2020) "Aplicación de una FPGA en la reingeniería de una memoria RAM de una computadora naval", pp. 385-405. Recuperado de http://www.cefadigital.edu.ar/handle/1847939/1513
Resumen : En el presente trabajo, se describe la implementación de una FPGA en el marco de la reingeniería de una memoria RAM de una computadora de propósito específico. Esta tiene capacidad de 16 K palabras de 28 bits (24 bits de dato + 4 bits de paridad). Su tiempo de acceso es de 750 ns. El diseño original está basado en lógica discreta TTL 5 [V] y en 28 circuitos integrados de memoria RAM dinámica, que le brindan al dispositivo total versatilidad en la forma de escritura de la memoria.
Descripción : Artículo de Galasso, C.; Banchieri, M. A.; Laiuppa, A. H.; Zito, E.; y Paz, M. E.; perteneciente a la revista Defensa Nacional Nº 4.
URI : http://www.cefadigital.edu.ar/handle/1847939/1595
ISSN : 2718-6113
Appears in Collections:Defensa Nacional (Revista Científica)

Files in This Item:
File Description SizeFormat 
GALASSO, BANCHIERI, LAIUPPA, ZITO, PAZ. Defensa Nacional Nro. 4, artículo 14.pdfGALASSO, BANCHIERI, LAIUPPA, ZITO, PAZ. Defensa Nacional Nro. 4, artículo 14.1,91 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.